Các thành phần

Intel dự định tung ra bộ vi xử lý Xeon 6 nhân vào tháng tới, với lõi thêm và một bộ nhớ cache lớn hơn tạo cho chip một lợi thế về hiệu suất so với chip quad-core hiện tại của hãng.

Stupid Cache-Control bug

Stupid Cache-Control bug
Anonim

Phát biểu tại Diễn đàn Nhà phát triển Intel ở San Francisco tuần này, Pat Gelsinger, phó chủ tịch kiêm tổng giám đốc Tập đoàn Doanh nghiệp Kỹ thuật số của Intel đã hứa với người sử dụng rằng sẽ có được lợi ích lớn từ Dunnington

Không giống như các chip bốn nhân được sử dụng trong các máy tính cá nhân, ở đó ít ứng dụng được thiết kế để sức mạnh của các bộ vi xử lý đa lõi, các ứng dụng máy chủ thường sử dụng nên tận dụng sức mạnh của chip Dunnington 6 nhân.

"Ở đây, những thứ như ảo hóa và các dịch vụ Web và điện toán đám mây đi vào chơi, và tất cả những ứng dụng này không có Dean McCarron, chủ tịch của Mercury Research, một công ty phân tích theo dõi thị trường vi xử lý, nói. "Đây là khu vực mà chúng ta có thể sẽ thấy Dunnington ma Ông nói rằng quy trình sản xuất 45 nanomet được sử dụng để sản xuất Dunnington làm cho nhiều tiến bộ vượt trội so với các loại chip hiện tại của Intel, được thực hiện bằng quy trình 65nm của công ty cũ hơn

Một quá trình tốt hơn cho phép đếm số lượng bóng bán dẫn cao hơn, lưu trữ lớn hơn và nhiều lõi hơn. McCarron cho biết Dunnington có bộ nhớ cache nhiều hơn đáng kể so với người tiền nhiệm của nó.Các chip mới sẽ có 3M byte bộ nhớ cache cấp 2 cho mỗi lõi xử lý, như cũng như bộ nhớ cache chia sẻ 16 Mbộ ba. So với các chip Xeon 7300 có từ 1M byte đến 2M byte bộ nhớ cache cấp 2 trên mỗi lõi, và không có bộ nhớ cache cấp 3.

Cache 2 cấp độ lớn hơn và bổ sung một bộ nhớ cache cấp 3 - đã là một tính năng của các chip máy chủ quad-core của Advanced Micro Device - cho phép lưu trữ nhiều dữ liệu hơn lõi xử lý, tăng tốc truy cập thông tin này và tăng hiệu năng tổng thể. 6 lõi sẽ thấy gần 50 phần trăm cải tiến - tuyến tính - với một chút chậm lại do I / O ganh đua, "McCarron cho biết..

Các I / O nút cổ chai trong Dunnington bắt nguồn từ việc sử dụng công nghệ xe buýt cũ hơn. Không giống như các chip của AMD, các chip máy chủ của Intel sử dụng bộ điều khiển bộ nhớ bên ngoài và công nghệ xe buýt giảm giới hạn số lượng dữ liệu có thể được đẩy qua. Mặc dù bộ nhớ cache ở mức 3 và tốc độ bus 1,066MHz giúp giảm thiểu hiệu ứng này, nút cổ chai vẫn còn và sẽ không được giải quyết đầy đủ cho đến khi phát hành chip Nehalem dành cho các hệ thống đa xử lý vào năm tới.

Nehalem, cũng được sử dụng 45 -anometer, kết hợp bộ điều khiển bộ nhớ trên chip và một công nghệ bus mới nên mang lại hiệu suất hoạt động cao hơn nữa.